\(
\def\WIPO{World Intellectual Property Organisation}
\)
Protection of the circuit layout of semiconductor integrated circuits in Japan / Zentaro Kitagawa.
1986
10B OMPI
Available at WIPO Library
Форматы
| Формат | |
|---|---|
| BibTeX | |
| MARCXML | |
| TextMARC | |
| MARC | |
| DataCite | |
| DublinCore | |
| EndNote | |
| NLM | |
| RefWorks | |
| RIS |
Items
Полное описание
Название
Protection of the circuit layout of semiconductor integrated circuits in Japan / Zentaro Kitagawa.
Тип объекта
Journal article
Описание
1 volume ([8] pages) ; [28] cm.
Альтернативный идентификационный номер
10B OMPI
Примечание
See French version in LA PROPRIETE INDUSTRIELLE 1986, Vol 102, No 9, p 383-391.
Серия
Серии
Industrial Property ; 1986 Vol 25 No 9 pages 351-359.
Опубликовано
Geneva [Switzerland] : International Bureau for the Protection of Industrial Property, 1986.
Язык(и)
eng
Запись имеется в